- RIUMA Principal
- Investigación
- Arquitectura de Computadores - (AC)
- AC - Contribuciones a congresos científicos
- Listar AC - Contribuciones a congresos científicos por autor
Listar AC - Contribuciones a congresos científicos por autor "González-Navarro, María Ángeles"
Mostrando ítems 1-17 de 17
-
Aceleración de Time-Series sismográficas en Python
López-Muñoz, Francisco Javier; Grass, Thomas; Asenjo-Plaza, Rafael; González-Navarro, María Ángeles (Miguel Angel Vega Rodríguez y Antonio J. Plaza Miguel, 2019)Python se ha convertido en un lenguaje de programación muy popular, pero también es uno de los menos eficientes en términos de prestaciones y consumo energético. Este artículo describe el proceso que hemos seguido para ... -
Adaptive Partition Strategies for Loop Parallelism in Heterogeneous Architectures
Vilches Reina, Antonio; Asenjo-Plaza, Rafael; Corbera-Peña, Francisco Javier; González-Navarro, María Ángeles (2014-07-30)This paper explores the possibility of efficiently using multicores in conjunction with multiple GPU accelerators under a parallel task programming paradigm. In particular, we address the challenge of extending a ... -
Energy Efficiency of Software Transactional Memory in a Heterogeneous Architecture
Villegas Fernández, Emilio; Villegas Fernández, Alejandro; González-Navarro, María Ángeles; Asenjo-Plaza, Rafael; Ukidave, Yash; Plata-González, Óscar Guillermo[et al.] (2016-09-07)Hardware vendors make an important effort creating low-power CPUs that keep battery duration and durability above acceptable levels. In order to achieve this goal and provide good performance-energy for a wide variety of ... -
Evaluación del consumo energético de la memoria transaccional en procesadores heterogéneos
Villegas Fernández, Emilio; Villegas Fernández, Alejandro; González-Navarro, María Ángeles; Asenjo-Plaza, Rafael; Plata-González, Óscar Guillermo (2016)Actualmente existe una enorme cantidad de dispositivos y sistemas, como ordenadores portátiles y teléfonos móviles, que dependen de una batería para su funcionamiento. Como consecuencia, el hardware que incorporan debe ser ... -
Explotando el nuevo módulo OpenCL de Intel TBB
Romero, José Carlos; Villegas Fernández, Alejandro; González-Navarro, María Ángeles; Rodríguez-Moreno, Andrés; Asenjo-Plaza, Rafael (2018-07-20)Este artículo tiene como objetivo contribuir al desarrollo de la programación paralela trabajando en una de las herramientas desarrolladas por Intel: Intel Threading Building Blocks (Intel TBB). Hemos implementado una ... -
Hardware support for Local Memory Transactions on GPU Architectures
Villegas Fernández, Alejandro; González-Navarro, María Ángeles; Asenjo-Plaza, Rafael; Plata-González, Óscar Guillermo; Ubal, Rafael; Kaeli, David[et al.] (2015-06-26)Graphics Processing Units (GPUs) are popular hardware accelerators for data-parallel applications, enabling the execution of thousands of threads in a Single Instruction - Multiple Thread (SIMT) fashion. However, the SIMT ... -
Hardware support for scratchpad memory transactions on GPU architectures
Villegas Fernández, Alejandro; Asenjo-Plaza, Rafael; González-Navarro, María Ángeles; Plata-González, Óscar Guillermo; Ubal, Rafael; Kaeli, David[et al.] (Springer, 2017-08-29)Graphics Processing Units (GPUs) have become the accelerator of choice for data-parallel applications, enabling the execution of thousands of threads in a Single Instruction - Multiple Thread (SIMT) fashion. Using OpenCL ... -
Improvements in Hardware Transactional Memory for GPU Architectures
Villegas Fernández, Alejandro; Asenjo-Plaza, Rafael; González-Navarro, María Ángeles; Plata-González, Óscar Guillermo (2016-07-20)In the multi-core CPU world, transactional memory (TM)has emerged as an alternative to lock-based programming for thread synchronization. Recent research proposes the use of TM in GPU architectures, where a high number of ... -
Memoria Transaccional Hardware en Memoria Local de GPU
Villegas Fernández, Alejandro; González-Navarro, María Ángeles; Asenjo-Plaza, Rafael; Plata-González, Óscar Guillermo (2015-09-25)Los aceleradores gráficos (GPUs) se han convertido en procesadores de prop ́osito general muy populares para el cómputo de aplicaciones que presen- tan un gran paralelismo de datos. Su modelo de ejecución SIMT (Single ... -
Memoria Transaccional Software en Procesadores CPU+GPU Heterogéneos
González-Navarro, María Ángeles; Asenjo-Plaza, Rafael; Plata-González, Óscar Guillermo; Villegas Fernández, Alejandro (2018-09-19)En los procesadores multi-núcleo, la memoria transaccional (TM) ha aparecido como una alternativa prometedora a las técnicas basadas en cerrojos para garantizar exclusión mutua y está siendo incluida como parte de procesadores ... -
On the parallelization of a three-parametric log-logistic estimation algorithm
Asenjo-Plaza, Rafael; Rodríguez, Andrés; González-Navarro, María Ángeles; Fernández-Madrigal, Juan Antonio; Cruz-Martín, Ana María (2014-09-25)Networked telerobots transmit data from its sensors to the remote controller. To provide guarantees on the time requirements of these systems it is mandatory to keep the transmission time delays below a given threshold, ... -
Patrón pipeline aplicado a arquitecturas heterogéneas big.LITTLE
Vilches Reina, Antonio; Rodríguez-Moreno, Andrés; González-Navarro, María Ángeles; Corbera-Peña, Francisco Javier; Asenjo-Plaza, Rafael (2015-09-25)En este trabajo, proponemos una solución para permitir la ejecución de aplicaciones de tipo streaming, que constan de una serie de etapas, sobre arquitecturas heterogéneas con un multicore y una GPU integrada. Para ello, ... -
Pipeline template for streaming applications on heterogeneous chips
Rodríguez, Andrés; González-Navarro, María Ángeles; Asenjo-Plaza, Rafael; Corbera-Peña, Francisco Javier; Vilches Reina, Antonio; Garzarán, María[et al.] (2015-09-07)We address the problem of providing support for executing single streaming applications implemented as a pipeline of stages that run on heterogeneous chips comprised of several cores and one on-chip GPU. In this paper, ... -
Reducing overheads of dynamic scheduling on heterogeneous chips
Corbera-Peña, Francisco Javier; Rodríguez, Andrés; Asenjo-Plaza, Rafael; González-Navarro, María Ángeles; Vilches Reina, Antonio; Garzarán, María[et al.] (arXiv.org (Cornell University Library), 2015-01-19)In recent processor development, we have witnessed the integration of GPU and CPUs into a single chip. The result of this integration is a reduction of the data communication overheads. This enables an efficient collaboration ... -
Solving Large-Scale Markov Decision Processes on Low-Power Heterogeneous Platforms
Constantinescu, Denisa-Andreea; González-Navarro, María Ángeles; Corbera-Peña, Francisco Javier; Fernández-Madrigal, Juan Antonio; Asenjo-Plaza, Rafael (2019-07-11)Markov Decision Processes (MDPs) provide a framework for a machine to act autonomously and intelligently in environments where the effects of its actions are not deterministic. MDPs have numerous applications. We focus ... -
Time Series Heterogeneous Co-execution on CPU+GPU
Romero, José Carlos; González-Navarro, María Ángeles; Rodríguez-Moreno, Andrés; Asenjo-Plaza, Rafael; Cole, Murray (2019-07-10)Time series motif (similarities) and discords discovery is one of the most important and challenging problems nowadays for time series analytics. We use an algorithm called “scrimp” that excels in collecting the relevant ... -
Towards a Software Transactional Memory for heterogeneous CPU-GPU processors
Villegas Fernández, Alejandro; González-Navarro, María Ángeles; Asenjo-Plaza, Rafael; Plata-González, Óscar Guillermo (2017-09-15)The heterogeneous Accelerated Processing Units (APUs) integrate a multi-core CPU and a GPU within the same chip. Modern APUs provide the programmer with platform atomics, used to communicate the CPU cores with the GPU using ...